DDR3存储器接口电路的设计与实现[..]
未知
Convert to PDF
MySher
TI-CICC2006-A Sub-i V Low-Noise Bandgap Voltage Reference
一种自参考结构的高速高精度片上时钟[..]
一种自适应补偿的宽输入LDO设计
微带电路
一种用于LDO系统的极点频率调整方法
维普资讯有限公司
Design Optimization of Power and Area of Two-Stage CMOS Operational ...
Telugu Maddileti;Govindarajulu Salendra;Chandra Mohan Reddy ...
tcsii.2005.A new modeling and optimization of gain-boosted cascode ...
NoiseDesign.dvi
实用开关电源设计
Verilog数字VLSI设计教程
【作 者】李林编著
Analysis and design of monolithic, high PSR, linear regulators ...
天线理论与设计 第2版
W.L) 斯塔兹曼(Stutzman (作者) & 蒂尔 (Thiele.G.A) (作者) & 朱守正 (译者)
用于LDO稳压器的CMOS基准电压[..]
Fundamental Principles Behind the Sigma-Delta ADC Topology Part ...
Michael Clifford & Analog Devices Inc
A 1.24 μA Quiescent Current NMOS Low Dropout Regulator With ...
Raveesh Magod & Bertan Bakkaloglu & Sanjeev Manandhar
线性代数及其应用(第5版-Gilbert Strang
IEEE Standard for Ethernet