The Design of Low-Noise Bandgap References - Circuits and Systems ...
IEEE
Microsoft Word - RDK FractN PLL Tutorial v1.0 090420
ramullen
低功率、高分辨率的A-D转换器@2018
作者
12bit pipeline ADC design
未知
Xilinx DS534, FIR Compiler v5.0, Data Sheet
Xilinx, Inc.
硅基压控振荡器的研究与设计 电子科技大学 彭羽
China
ISSCC2021-T5-Cali[..] Techniques in ADCs
低电压CMOS分数分频锁相环频率综合器 关键技术研究
LU HUNG
Enhanced phase noise modeling of fractional-N frequency synthesizers
H. Arora;N. Klemmer;J.C. Morizio;P.D. Wolf
Session 19
ISSCC2021-T9-Desi[..] Amplifiers for Stability
A 0.775mW 10-bit 40-MS/s SAR ADC in 0.18μm CMOS process
Wenzha Yang & Yi Zhang & Enwen Dai & ZhiLin Feng & Wei Li
PDFᅲᆰᄏ커
Nested Miller compensation in low-power CMOS design
Ka Nang Leung;P.K.T. Mok
ISSC2021 SESSION 2
未命名图书
计算PSRR的新方法
雨林木风
Session 12
无线通信的MATLAB和FPGA实现
西瑞克斯(北京)通信设备有限公司 编著