A TIA in CMOS 0.18um
未知
射频集成电路与系统
李智群 王志功 编著
Antenna Theory
Constantine A. Balanis
A 3.3-V 12-b 50-MS/s A/D converter in 0.6-/spl mu/m CMOS with ...
IEEE
一种超低静态功耗LDO的设计
The Biquadratic Filter [A Circuit for All Seasons]
Behzad Razavi
Microsoft Word - CummingsSNUG2008B[..]
cliffc
HFSS电磁仿真设计从入门到精通
jssc.2005.Replica Compensated Linear Regulators for PLLs
Design Procedure for Two-Stage CMOS Transconductance Operational ...
低压低功耗CMOS带隙电压基准及启[..] 许长喜
CMOS Analog Circuit Design
4<8=8AB@0B>@
Altera系列FPGA芯片IP核详解
Session 17
Session 30: Non-Volatile Memories
一种适用于微传感器读出电路的低噪声[..] (1)
ISSCC2021-T11-Ult[..] Power Wireless Receiver Design
离散时间控制系统(第二版) Katsuhiko ; Ogata (z-lib.org)
锁相环(PLL)电路设计与应用
(日)远坂俊昭 著 何希才译