一种高摆幅软启动线性稳压源设计
未知
模拟电路版图的艺术
微带电路
Verilog HDL Design Examples
Joseph Cavanagh
a-new-semiconduct[..]
计算电磁学要论 by 盛新庆 (z-lib.org)
CNKI
一种LDO使能控制端失效的分析方法
A 0.92mW 10-bit 50-MS/s SAR ADC in 0.13μm CMOS process
Chun-Cheng Liu & Soon-Jyh Chang & Guan-Ying Huang & Yin-Zu Lin
gmId方法原理
数字通信同步技术的MATLAB与F[..] Altera Verilog版 [杜勇 编著] 2015年版
一种应用于LDO的CMOS误差放大器设计
A low-power small-area /spl plusmn/7.28-ps-ji[..] 1-GHz DLL-based ...
Chulwoo Kim & In-Chul Hwang & Sung-Mo Kang
Static Timing Analysis final
CN104391533A-High[..] (power supply rejection ratio) LDO (low ...
模拟集成电路设计与仿真 何乐年
Edward
CMOS模拟IP线性集成电路
HFIC chapter 7 low-noise amplifier design
PoleZero.dvi
Digital Beamforming-Based Massive MIMO Transceiver for 5G Millimeter-Wave ...
Binqi Yang & Zhiqiang Yu & Ji Lan & Ruoqiao Zhang & Jianyi Zhou & Wei Hong