锁相环相位噪声与环路带宽的关系分析
未知
Spectre Circuit Simulator and Accelerated Parallel Simula tor ...
Inc. Cadence Design Sys tems
PLL WITH LOW SPURS
Modified modeling of Miller compensation for two-stage operational ...
H.C. Yang;D.J. Allstot
HJ-MASH 多模多标准CMOS锁相环频率综合器[..] 史鹏鹏
Jish
CMOS模拟集成电路设计与仿真实例[..]
JESD204 v7.2 LogiCORE IP Product Guide (PG066)
Xilinx, Inc.
Calibre® Interactive (Classic GUI) User's Manual
Siemens Industry Software
模拟集成电路设计精粹——Analog Design Essentials
Willy M.C. Sansen 著 & 陈莹梅 译 & 王志功 审校
研究生系列教材 数字信号处理:时域离散随机信号处理 11761429
Distributed MOS varactor biasing for VCO gain equalization in ...
J. Mira & T. Divel & S. Ramet & J.-B. Begueret & Y. Deval
Microsoft Word - RDK FractN PLL Tutorial v1.0 090420
ramullen
普林斯顿微积分读本(修订版)
Adrian Banner
深入理解linux虚拟内存管理(英文)
数值分析
CMOS带隙基准源研究
zwtang
04_TechActive.fm
Administrator
模拟集成电路
艾伦
Calibre® Query Server Manual