基于零极点追踪的高稳定性片内LDO[..]
未知
超标量处理器设计 (姚永斌) (z-lib.org)
集成电路版图设计
余华,师建英编著
数字VLSI芯片设计 使用Cadence和Synopsys CAD工具
艾瑞克·布鲁范德著
Analysis and Design of ESD Protection for Robust Low-Power Pierce ...
Kim B. Ostman & Erlend Strandvik & Phil Corbishley & Tor Oyvind Vedal & Mika Salmi
LDO与VLDO的设计原理及性能测试
低压低功耗Sigma Delta调制器综述 吕立山
CNKI
SAR A/D转换器中电容失配问题的分析
Calibre® PERC User's Manual
Siemens Industry Software
A compact power-efficient 3 V CMOS rail-to-rail input/output ...
IEEE
Abraham uta GPIO ESD
Administrator
AN827_RevA.fm
mamiller
eetop.cn (Paper)The Flipped Voltage Follower A Useful Cell for
CMOS模拟IP线性集成电路
Session 5: Analog Interfaces
Questa Verification IP Data Book
Mentor Graphics Corporation
Xilinx DS558, LogiCORE IP DDS Compiler v4.0, Data Sheet
Xilinx, Inc.
CN105763219A-2016[..]
Calibre® RVE User's Manual
Calibre® Interactive (Classic GUI) User's Manual