Matching Analysis and the Design of Low Offset Amplifiers
未知
A 0.46ps RJ<inf>rms</inf> 5GHz wideband LC PLL for multi-protocol ...
Chethan Rao & Shaishav Desai & Alvin Wang
CN101140511B-硅谷数模[..] carry binary adder
ISSCC2021-T1-Fund[..] of RF and Mm-Wave Power Amplifier Designs
数字滤波器的MATLAB与FPGA[..]
集成电路静态时序分析与建模
刘峰编著
Session 17: DC-DC Converters
CMOS IC LAYOUT
Wei Zhi
Microsoft PowerPoint - plenary_2021_reserve
Albert
Pyros Interactive Viewer User Guide
Inc. Synopsys
数字集成电路物理设计
陈春章 艾 霞 王国雄 编著
ISSCC2021-SC2-PLL Architectures, Tradeoffs, and Key Application ...
2.7Gbps收发器中LVDS驱动[..]
HIGH QUALITY PARALLEL RESONANCE OSCILLATOR
电源芯片中CMOS带隙基准源与微调[..] (1)
通信原理 第7版 学习辅导与考研指导
曹丽娜,樊昌信编著
Session 10: Continuous-Time ADCs and DACs
ISSCC2021 Session 21
无线通信的MATLAB和FPGA实现
西瑞克斯(北京)通信设备有限公司 编著