A 76 dB 1.7 GHz 0.18 m CMOS Tunable TIA Using Broadband Current ...
Hossein Miri Lavasani & Wanling Pan & Brandon Harrington & Reza Abdolvand & Farrokh Ayazi
AXI Memory Mapped to PCI Express (PCIe) Gen2 v2.8 LogiCORE IP ...
Xilinx, Inc.
ZigBee低中频接收机中复数滤波[..]
未知
电路原理 (第7版)
PoleZero.dvi
CMOS模拟集成电路设计与仿真实例[..] ADE
Jespers-The gm ID Methodology, a sizing tool
ISSCC2021-SC2
软件无线电原理与应用 [楼才义,徐建良,杨小牛 编著] 2014年版
高效率电源管理集成电路设计技术研究
Session 4
USB 3 1 r1.0
mphelps
BOOK-010005000009[..]
zhenying.luo
基于Latch的CMOS动态比较器的研究
开关电容电路 从入门到精通
Traveling Wave Analysis of Partial Differential Equations Numerical ...
信号与系统习题详解 奥本
On-Chip Compensated Error Amplifier for
锁相环(PLL)电路设计与应用
(日)远坂俊昭 著 何希才译