THE DESIGN OF MASTER-SLAVE DLL FOR DDR2 SDRAM CONTROLLER IN ...
iccad095
FPGA数字信号处理设计教程-sy[..] generator入门与提高
未知
低压、低功耗、高精度的逐次逼近型
ycp
自适应滤波器原理
(美)赫金 & 郑宝玉等译
A 0.775mW 10-bit 40-MS/s SAR ADC in 0.18μm CMOS process
Wenzha Yang & Yi Zhang & Enwen Dai & ZhiLin Feng & Wei Li
高数第七版 下册
High Performance SAR-based ADC Design in Deep Sub-micron CMOS
lei sun
电路设计仿真
jianggx
ISSCC2021-1 3
概率论及其应用第2卷 (威廉·费勒) (Z-Library)
CMOS模拟集成电路设计
(美)艾伦,(美)霍尔伯格著
一种低噪声高电源抑制比CMOS低压[..]
一种用于LDO的低功耗带隙基准电压源
带隙基准电路的研究
<CCC6B3A4CEC4>
CN105530002B-中电华大[..]
LDO过流与温度保护电路的分析与设计
CMOS Circuit Design, Layout, and Simulation
Baker, R. Jacob
Numerical Analysis (Richard L. Burden, J. Douglas Faires etc.) ...
Enhanced phase noise modeling of fractional-N frequency synthesizers
H. Arora;N. Klemmer;J.C. Morizio;P.D. Wolf