Session 28V
未知
数值分析
AXI Interconnect v2.1 LogiCORE IP Product Guide (PG059)
Xilinx, Inc.
PCI.Express.Base.2.0
ISSCC2021-SC1-Int[..] to PLLs Phase Noise, Modeling, and Key ...
Constraining Designs for Synthesis and Timing Analysis A Practical ...
C++ Primer Plus(第6版)中文版
[美] Stephen Prata
()
锁相环相位噪声与环路带宽的关系分析
自动控制原理
CMOS运算放大器和比较器的设计及应用 [GabrielAlfonsoRi[..] 著] 2014年版
通信标准对数据转换器的要求V1.0
一种无片外电容LDO的瞬态增强电路设计
适用于高速闪存的超快无片外电容LDO
CMOS集成电路版图+概念、方法与[..]
CN201887731U-可修调的[..] 振荡电路
卡尔曼滤波原理及应用MATLAB仿真 (黄小平 王岩) (Z-Library)
ADC-based Receivers for Wireline Communication
A 76 dB 1.7 GHz 0.18 m CMOS Tunable TIA Using Broadband Current ...
Hossein Miri Lavasani & Wanling Pan & Brandon Harrington & Reza Abdolvand & Farrokh Ayazi