Enhanced phase noise modeling of fractional-N frequency synthesizers
H. Arora;N. Klemmer;J.C. Morizio;P.D. Wolf
UNIX环境高级编程
W.RICHARD STEVENS
Michiel Steyaert CMOS CELLULAR RECEIVER FRONT-ENDS
未知
Memory systems_ cache, DRAM, disk -- Bruce Jacob, Spencer Ng, ...
Session 13
Spice Modeling and Simulation of a MPPT Algorithm
ISSCC 2019 Digest of Technical Papers
工作于亚阈值区的偏置基准电路-峰值电流镜
集成电路版图设计 [陆学斌 主编] 2012年版
一种适用于微传感器读出电路的低噪声[..]
一种低静态电流、高稳定性的LDO线[..]
模拟CMOS集成电路设计 拉扎维第1版中文
高数第七版 下册
Generate ESD Source in ADS
TU,NASH (K-Taiwan,ex1)
模拟CMOS集成电路设计 第2版14609998
Microsoft Word - xx3_apx_ce.doc
Rashaunda Henderson
ISSCC2021-T1-Fund[..] of RF and Mm-Wave Power Amplifier Designs
一种高精密CMOS带隙基准源 王彦
Xilinx DS249 LogiCORE IP CORDIC v4.0, Data Sheet,
Xilinx, Inc.