基于0.13μm SOI CMOS工艺的高性能LDO设计
未知
AMBA 4 AXI4-Stream Protocol Specification
ARM Limited
Static Timing Analysis final
基于CMOS工艺的全芯片ESD保护[..]
锁相环(PLL)电路设计与应用
(日)远坂俊昭 著 何希才译
Design of Low Noise Amplifiers
Steve Long
PCI Express Base 4.0
examples
server1
Microsoft Word - Bandgap reference design concept and flow.doc
一种带软启动电路的带隙基准电压源的实现 张科
CNKI
基准源和温度检测模块设计-tang[..]
zwtang
CN101969305B-威盛电子[..] conversion circuit
Chap1_20160228_4.dvi
LDO低输出噪声的分析与优化设计 朱勤为
拉扎维《CMOS集成电路设计》答案手写版
零点极点
Precise delay generation using coupled oscillators
J.G. Maneatis & M.A. Horowitz
Xilinx DS558, LogiCORE IP DDS Compiler v4.0, Data Sheet
Xilinx, Inc.
Xilinx PG153 LogiCORE IP AXI Quad Serial Peripheral Interface ...
AXI Interconnect v2.1 LogiCORE IP Product Guide (PG059)