一种低静态电流、高稳定性的LDO线[..]
未知
Continuous-Time Delta-Sigma Modulators for High-Speed AD Conversion ...
4<8=8AB@0B>@
Modeling Jitter in PLL-based Frequency Synthesizers
Ken Kundert
Julia中文文档
NumericalOptimiza[..]
Session 11: Advanced Wireline Links and Techniques
BesserWM35.vp:Cor[..] 7.0
jpaiva
硅基压控振荡器的研究与设计 电子科技大学 彭羽
China
硕士论文-宽带匹配网络的实频法研究
TI-CICC2006-A Sub-i V Low-Noise Bandgap Voltage Reference
带温度补偿的高精度CMOS振荡器的[..] (1)
SystemVerilog验证 测试平台编写指南
Session 36: Hardware Security
高速信令-抖动建模-分析预算
锁相环(PLL)电路设计与应用
(日)远坂俊昭 著 何希才译
A 2.7-V 900-MHz CMOS LNA and Mixer - Solid-State Circuits, IEEE ...
IEEE
Matching Analysis and the Design of Low Offset Amplifiers
CMOS Sigma-Delta Converters Practical Design Guide
IEEE Standard for Ethernet